电子电路 功放电路 电子制作 集成块资料 电子报 pcb 变压器 元器件知识 逆变器 电路图 开关电源 传感器技术 led 电磁兼容
返回首页
当前位置: 首页 > 集成块资料

CD4046引脚图及功能介绍

时间:2018-12-27 09:23:03来源:网络 作者:电子爱好者 点击:
CD4046引脚图及功能介绍


CD4046是通用的CMOS锁相环集成电路,其特点是电源电压范围宽(为3V-18V),输入阻抗高(约100MΩ),动态功耗小,在中心频率f0为10kHz下
CD4046引脚图及功能介绍


CD4046是通用的CMOS锁相环集成电路,其特点是电源电压范围宽(为3V-18V),输入阻抗高(约100MΩ),动态功耗小,在中心频率f0为10kHz下功耗仅为600μW,属微功耗器件。CD4046的引脚排列,采用16脚双列直插式。

cd4046

 

cd4046各引脚功能介绍:

  1脚相位输出端,环路人锁时为高电平,环路失锁时为低电平。

  2脚相位比较器Ⅰ的输出端。

  3脚比较信号输入端。

  4脚压控振荡器输出端。

  5脚禁止端,高电平时禁止,低电平时允许压控振荡器工作。

  6、7脚外接振荡电容。

  8、16脚电源的负端和正端。

  9脚压控振荡器的控制端。

  10脚解调输出端,用于FM解调。

  11、12脚外接振荡电阻。

  13脚相位比较器Ⅱ的输出端。14脚信号输入端。

  15脚内部独立的齐纳稳压管负极。

 

CD4046内部电路图


cd4046


 

CD4046工作原理


输入信号 Ui从14脚输入后,经放大器A1进行放大、整形后加到相位比较器Ⅰ、Ⅱ的输入端,图3开关K拨至2脚,则比较器Ⅰ将从3脚输入的比较信号Uo与输入信号Ui作相位比较,从相位比较器输出的误差电压UΨ则反映出两者的相位差。UΨ经R3、R4及C2滤波后得到一控制电压Ud加至压控振荡器VCO的输入端9脚,调整VCO的振荡频率f2,使f2迅速逼近信号频率f1。VCO的输出又经除法器再进入相位比较器Ⅰ,继续与Ui进行相位比较,最后使得f2=f1,两者的相位差为一定值,实现了相位锁定。若开关K拨至13脚,则相位比较器Ⅱ工作,过程与上述相同,不再赘述。w w w . d z i u u . c o m
顶一下
0%
返回首页
0
0%

------分隔线----------------------------
发表评论
请自觉遵守互联网相关的政策法规,严禁发布色情、暴力、反动的言论。
表情:
用户名: 密码: 验证码: 匿名发表
推荐内容
pk10五码二期必中技巧